欢迎光临
免费的PDF电子书下载网站

Verilog嵌入式数字系统设计教程 PDF下载

编辑推荐

《Verilog嵌入式数字统设计教程》是通过系统设计的背景来讲解数字设计的,作者采用了这种***的现代纯的教学途径。本书尽量缩减与目前实际设计方法没有关系的已过时篇幅,而把讲述的重点放在现代化的和不断发展着的设计技术上基于硬件描述语言(HDL)的设计和验证是本书的讲解重点,书中使用了大量的Verilog例子,通过把数字逻辑作为嵌入式系统设计的一部分进行讲解,有效地加深了读者对硬件的理解嵌入式数字系统是由硬件和软件两部分组成的,因此数字系统的设计和分析必须要有硬件的基础知识本书可为计算机工程、计算机科掌和电子工程学科的学生学习数字设计打下坚实的基地。 

内容简介

通过系统设计的背景来讲解数字设计,全面覆盖了与嵌入式系统设计相关的各个方面,其中各章节不仅讲述了逻辑设计本身,还阐述了处理器、存储器、输入/输出接口和实现技术。 本书特别强调在数字系统设计时,除了考虑逻辑设计外,还必须考虑用现实世界的工程方法来实现嵌入式系统的设计存在的许多约束条件和制约因素,诸如电路面积、电路的互连、接口的需求、功耗和速度性能等,重点讲解基于硬件描述语言(HDL)的设计和验证。全书列举了大量的Verilog例子,通过把数字逻辑作为嵌入式系统设计的一部分进行讲解,有效地加深读者对硬件的理解。
  本书可为计算机工程、计算机科学和电子工程学科的学生学习数字设计打下坚实的基础。

作者简介

阿申登(Peter J,Ashenden)是阿德莱德太学的副教授靶,Ashenden Design公司的创办人这是一家专门从事电子设计自动化EDA业务的咨询公司Ashenden博士一直专心致力于IEEE VHDL标准委员会的工作,并在VHDL语言的进一步发展中,缝续发挥重要作用 在2003—2005年期间,他曾担任IE

Verilog嵌入式数字系统设计教程 PDF下载

目录

第1章 引言和方法学
 1.1 数字系统和嵌入式系统
 1.2 二进制表示法和电路元件
 1.3 实际的电路
  1.3.1 集成电路
  1.3.2 逻辑电平
  1.3.3 静态负载电平
  1.3.4 电容负载和传播延迟
  1.3.5 线路延迟
  1.3.6 时序
  1.3.7 电源
  1.3.8 面积和芯片封装
 1.4 模型
 1.5 设计方法学
 1.6 全章总结
 1.7 进一步阅读的参考资料
 练习题
第2章 组合电路基本知识
 2.1 布尔函数与布尔代数
  2.1.1 布尔函数
  2.1.2 布尔代数
  2.1.3 布尔方程的Verilog模型
 2.2 二进制编码
  2.2.1 使用向量的二进制编码
  2.2.2 位错误
 2.3 组合元件和集成电路
  2.3.1 解码器和编码器
  2.3.2 多路选择器
  2.3.3 低电平有效逻辑
 2.4 组合电路的验证
 2.5 本章总结
 2.6 进一步阅读的参考资料
 练习题
第3章 数字基础
 3.1 无符号整数
  3.1.1 无符号整数的编码
  3.1.2 无符号整数的运算
  3.1.3 格雷码(Gray code)
 3.2 有符号整数
  3.2.1 有符号整数的编码
  3.2.2 有符号整数的操作
 3.3 定点数
  3.3.1 定点数的编码
  3.3.2 对定点数的操作
 3.4 浮点数
 3.5 本章总结
 3.6 进一步阅读的参考资料
 练习题
第4章 时序电路基础
 4.1 存储单元
  4.1.1 触发器和寄存器
  4.1.2 移位寄存器
  4.1.3 锁存
 4.2 计数器
 4.3 顺序数据路径和控制
 4.4 由时钟同步的时序方法学
  4.4.1 异步输入
  4.4.2 时序电路的验证
  4.4.3 异步时序的方法学
 4.5 本章总结
 4.6 进一步阅读的参考资料
 练习题
第5章 存储器
 ……
第6章 实现技术和工艺
第7章 处理器基础
第8章 接口
第9章 加速器
第10 章 设计方法学
附录A 知识测试问答答案
附录B 电子电路入门
附录C 用于综合的Verilog
附录D Gumnut微控制器核
索引

Verilog嵌入式数字系统设计教程 pdf下载声明

本pdf资料下载仅供个人学习和研究使用,不能用于商业用途,请在下载后24小时内删除。如果喜欢,请购买正版

pdf下载地址

版权归出版社和作者所有,下载链接已删除。如果喜欢,请购买正版!

链接地址:Verilog嵌入式数字系统设计教程